您当前所在位置:自考本科 > 网站地图 > 备考指导 > 笔记串讲 > 工学类 > 计算机组成原理

2018年自考计算机组成原理章节知识点:第三章(1)

2018-03-14  中国教育在线  http://zikao.eol.cn  

1、RAM:随机访问存储器,能够快速方便的访问地址中的内容,访问的速度与存储位置无关。

2、ROM:只读存储器,一种只能读取数据不能写入数据的存储器。

3、SRAM:静态随机访问存储器,采用双稳态电路存储信息。

4、DRAM:动态随机访问存储器,利用电容电荷存储信息。

5、EDODRAM:增强数据输出动态随机访问存储,采用快速页面访问模式并增加了一个数据锁存器以提高数据传输速率。

6、PROM:可编程的ROM,可以被用户编程一次。

7、EPROM:可擦写可编程的ROM,可以被用户编程多次。靠紫外线激发浮置栅上的电荷以达到擦除的目的。

8、EEPROM:电可擦写可编程的ROM,能够用电子的方法擦除其中的内容。

9、SDRAM:同步型动态随机访问存储器,在系统时钟控制下进行数据的读写。

10、快闪存储器:一种非挥发性存储器,与EEPROM类似,能够用电子的方法擦除其中的内容。

11、相联存储器:一种按内容访问的存储器,每个存储单元有匹配电路,可用于是cache中查找数据。

12、多体交叉存储器:由多个相互独立、容量相同的存储体构成的存储器,每个存储体独立工作,读写操作重叠进行。

13、访存局部性:CPU的一种存特性,对存储空间的90%的访问局限于存储空间的10%的区域中,而另外10%的访问则分布在90%的区域中。

14、直接映象:cache的一种地址映象方式,一个主存块只能映象到cache中的唯一一个指定块。

15、全相联映象:cache的一种地址映象方式,一个主存块可映象到任何cache块。

16、组相联映象:cache的一种地址映象方式,将存储空间分成若干组,各组之间用直接映象,组内各块之间用全相联映象。

17、全写法(写直达法):cache命中时的一种更新策略,写操作时将数据既写入cache又写入主存,但块更时不需要将调出的块写回主存。

18、写回法:cache命中时的一种更新策略,写cache时不写主存,而当cache数据被替换出去时才写回主存。

19、按写分配:cache不命中时的一种更新策略,写操作时把对应的数据块从主存调入cache.

20、不按写分配:cache不命中时的一种更新策略,写操作时该地址的数据块不从主存调入cache.

一般写回法采用按写分配法,写直达法则采用不按写分配法。

#测评结果会以短信的方式发送到您的手机,请注意查收#
声明:
(一)由于考试政策等各方面情况的不断调整与变化,本网站所提供的考试信息仅供参考,请以权威部门公布的正式信息为准。
(二)本网站在文章内容来源出处标注为其他平台的稿件均为转载稿,免费转载出于非商业性学习目的,版权归原作者所有。如您对内容、版权等问题存在异议请与本站联系,我们会及时进行处理解决。

查看成人高考最新资讯 查看远程教育最新资讯

院校推荐

热门专业推荐

自考服务

备考指导自考最新资讯

  • 联系方式
  • 投诉与建议电子邮箱:shidai@dual-edu.com
  • 商务合作:17823597581
  • 咨询热线:01086391515
微信公众号
官方微博